一覧 検索 最終更新 改名 | ヘルプ | 最終更新のRSS |

NEC Express5800/110Gd/110Gx オーバークロック のバックアップ差分(No.2)


 &color(blue){&size(18){''110Gd/Ge/S70/S70(SD)共通の、オーバークロックの情報です。''};};
 &color(blue){''110Gd/Ge/S70/S70(SD)機種個別情報の場合は、機種名を明記してください。''};
 
 
 ''【注意】オーバークロックは、あくまで自己責任で。焼損時等には、保証は効きません。''
 -BIOSには、オーバークロックの設定は無い。
 -BSEL mod (CPU側へのアルミ箔貼付け) により、FSB 800MHz → 1066MHzが可能。
 ~
 -BSEL mod (CPU側へのアルミ箔貼付け) により、FSB 800/1066MHz → 1066/1333MHzが可能。
 |CENTER: BSEL2 |CENTER: BSEL1 |CENTER: BSEL0 |CENTER: FSB Frequency |h
 //|CENTER:H|CENTER:H|CENTER:L|RIGHT:1600 (400) MHz|
 |CENTER:H|CENTER:H|CENTER:L|RIGHT:1600 (400) MHz|
 |CENTER:H|CENTER:L|CENTER:L|RIGHT:1333 (333) MHz|
 |CENTER:L|CENTER:L|CENTER:L|RIGHT:1066 (266) MHz|
 |CENTER:L|CENTER:H|CENTER:L|RIGHT: 800 (200) MHz|
 |CENTER:L|CENTER:L|CENTER:L|RIGHT: 667 (133) MHz|
 --800→1066mod: BSEL1のCPU側を絶縁し、Vssに接続。
 --PenDC E2140/E2160/E2180, C2D E4300/E4400等が比較的堅い様であるが、ロットによる当り外れがあり、一概には言えない。
 -ソフトウェアによるオーバークロックが可能
 --PLLは、ICS 954148 である事が多い (ボード毎に確認すること)
 --[[ClockGen:http://www.cpuid.com/clockgen.php]] が使用可能。
 --CPU側加工方法
 ---800→1066mod: BSEL1のCPU側を絶縁し、Vssに接続。
 ---1066→1333mod: BSEL2をCPU側を絶縁 (ボード上でVttにプルアップされている筈)。必要に応じ、Vttに接続。 
 ---1333→1600mod: BSEL1をCPU側を絶縁 (ボード上でVttにプルアップされている筈)。必要に応じ、Vttに接続。 
 //--PenDC E2140/E2160/E2180, C2D E4300/E4400等が比較的堅い様であるが、ロットによる当り外れがあり、一概には言えない。
 --機種毎の対応周波数
 |CENTER:機種名|CENTER:667MHz|CENTER:800MHz|CENTER:1066MHz|CENTER:1333MHz|CENTER:1600MHz|h
 |CENTER:110Gd  |CENTER:○|CENTER:○|CENTER:○|CENTER:×|CENTER:×|
 |CENTER:110Ge  |CENTER:×|CENTER:○|CENTER:○|CENTER:○|CENTER:×|
 |CENTER:S70    |CENTER:×|CENTER:○|CENTER:○|CENTER:○|CENTER:×|
 |CENTER:S70(SD)|CENTER: |CENTER:○|CENTER:○|CENTER:○|CENTER: |
 ~
 -ソフトウェアによるオーバークロック
 --機種毎のPLLと対応ソフトウェア
 |CENTER:機種名|CENTER:PLL型名|CENTER:ClockGen対応|CENTER:SetFSB対応|CENTER:ICHヒートシンク|h
 |CENTER:110Gd  |ICS(IDT)製 [[954148:http://www1.idt.com/?genID=954148&source=products_genericPart_954148]]AFLF|CENTER:○|CENTER:×|CENTER:無|
 |CENTER:110Ge  |ICS(IDT)製 [[9LP505-2:http://www1.idt.com/?genID=9LP505-2&source=products_genericPart_9LP505-2]]HGLF|CENTER:×|CENTER:○|CENTER:無|
 |CENTER:S70    |ICS(IDT)製 9LPRS910BKL|CENTER:×|CENTER:○|CENTER:有|
 |CENTER:S70(SD)|[[Silego Semiconductor:http://www.silego.com/ftg.html]]製 [[SLG84516BT:http://www.silego.com/resources/pdf/xSLG84516BT_TSSOPr10_02132007.pdf]]|CENTER:×|CENTER:×|CENTER:有|
 ~
 --ICH7R/9Rの発熱に注意。必要に応じ、ヒートシンクを実装する事。
 ~
 -オーバークロック・ソフトウェア
 --[[ClockGen:http://www.cpuid.com/clockgen.php]]
 ---2008/4/14現在、公式サイトは準備中
 ---[[TechPowerUp! のサイトより、Ver. 1.0.5.0 のダウンロード:http://www.techpowerup.com/downloads/248/ClockGen_1.0.5.0.html]]が可能。
 --[[SetFSB:http://www13.plala.or.jp/setfsb/]] は未対応。
 //--FSBとメモリのクロック比率が変更出来ないので、実施時にはPC2-6400 (DDR2-800) のメモリを搭載した方が無難。
 --ICH7Rの発熱に注意。必要に応じ、ヒートシンクを実装する事。
 --[[SetFSB:http://www13.plala.or.jp/setfsb/]]
 ~
 -オーバークロック実施時には、[[Orthos:http://sp2004.fre3.com/]] による数時間以上の動作確認を強く推奨。
 --Orthos を1ラウンド終了するには、通常十数時間掛かる。
 --但し、Orthos が動作する事は、必要条件であって、十分条件では無いと心得よ。
 システム上の何処がボトルネックとなるかは、使い方により変化する。

(HTML conversion costs 0.006 sec.)